Dialog eingesetzt DFTMAX auf einem Ultra- Mixed-Signal- IC in weniger als einem Tag
Die Vorrichtung wurde hergestellt und erfolgreich für Silizium Defekte getestet
Testzeit um mehr als 3X reduziert
Synopsys , Inc. ( Nasdaq: SNPS ), ein weltweit führender Anbieter von Software , IP und Dienstleistungen verwendet werden, um Innovation in Chips und elektronischen Systeme zu beschleunigen , gab heute bekannt , dass Dialog Semiconductor , ein Anbieter von hochintegrierten Power Management, Audio , AC / DC und Kurz - Range Wireless- Technologien , Synopsys ' DFTMAXTM ultra- Produkt erfolgreich im Einsatz auf einem Mixed-Signal- Testchip zur Fertigung Testkosten zu senken. In der heutigen wettbewerbsintensiven Märkten , Senkung der Kosten für Testen von ICs ist wichtig, da IC -Anbieter bewegen sich von frühen Proben auf die Großserienproduktion . In Synopsys Built ' Design Compiler ® RTL-Synthese und Synopsys verknüpft " TetraMAX ATPG ® , Ultra- DFTMAX wurde auf die Gestaltung an einem einzigen Tag im Einsatz und lieferte 3-fach höheren Zeitkompression .
"Verwenden DFTMAX Ultra, die wir implementiert Test Kompression in ein Mixed-Signal- Design in nur wenigen Stunden und die hergestellten Teile erfolgreich getestet ", sagte Mark Tyndall , Senior Vice-President für Unternehmensentwicklung und Strategie , General Manager der Business Group Power Conversion , Dialog Semiconductor . "Wir beobachten DFTMAX Ultra- Testzeit zu reduzieren , indem 3X und mehr im Vergleich zu unseren bisherigen Komprimierungstechnologie und erfordern einige Geräte-Pins . "
Synopsys ' DFTMAX Ultra- Ströme effizient komprimiert Testdaten in die und aus der Design-for- Testschaltung , eine deutliche Senkung der Menge an Daten benötigt, um hohe Fertigungsqualität der Silizium- Testteilezu erreichen. Das Tool -generierte Architektur erfordert weniger Teststifteund ermöglicht Siliziumteilenbei höheren Frequenzen , während der Testbetrieb . Als Ergebnis können die Ingenieure Stan parallel testen und die erforderliche Zeit zum Testen jedes Chips zu reduzieren. Für hohe Qualität der Ergebnisse und schnellere Durchlaufzeiten , wird in DFTMAX Ultra- Design-Compiler gebaut und mit TetraMAX ATPG und Synopsys Galaxy ' Design Platform Suite von Tools , die gleichzeitig die Optimierung für Geschwindigkeit, Fläche , Stromversorgung, Test-und Ertrag gekoppelt .
"Erfolg mit Ultra- DFTMAX auf Silizium Teile unterstreicht Synopsys ' Engagement für die Kunden ihre anspruchsvollsten Testqualität und Kostenanforderungen zu erfüllen", sagte Bijan Kiani , Vice President of Marketing bei Synopsys' Design Group . "State -of- the-art- Synthese -basierte Test-Technologie in DFTMAX Ultra und enge Verbindungen mit dem Synopsys Galaxy Design Platform ermöglichen Design-Teams zu niedrigeren Testkosten , erhöhen die Testqualität und beschleunigen Design Pläne. "
Über den Synopsys Synthese -basierte Testlösung
Die Synopsys Synthese -basierte Testlösung wird von DFTMAX Ultra, DFTMAX und TetraMAX für Power -aware Logiktest und körperliche Diagnostik besteht; Designware ® STAR Hierarchische System für IEEE-Standards -basierte hierarchische SoC -Test; Design STAR Memory System ® für eingebettete und externe Speicherprüfung , Reparatur und Diagnostik; Designware -IP für High-Speed- Schnittstellen mit Selbsttest ; Yield Explorer ® Design -centric Ertragsanalyse ; und Camelot ' für die Fehleranalyse CAD -Navigation. Synopsys ' Testlösung vereint Design-Compiler- RTL -Synthese mit embedded Test -Technologie für Test sowie Funktionslogik Timing zu optimieren , Energie, Fläche und Staus, führt zu schnelleren Time-to- Ergebnisse durch keine oder nur minimale Design-Iterationen . Die Lösung enthält Links Wert unter den Testprodukten und über die Synopsys Galaxy Design Platform schneller Durchlaufzeit zu ermöglichen , welche sowohl Design-und Testziele, höhere Defektdeckung und schneller Ausbeute Rampe.
Über Synopsys
Synopsys , Inc. ( Nasdaq: SNPS ) beschleunigt Innovationen in der weltweiten Elektronikmarkt . Als führendes Unternehmen im Electronic Design Automation (EDA) und Halbleiter- IP, Synopsys bietet Software , IP-und Dienstleistungen zu helfen, Ingenieure richten ihre Entwicklungs-, Verifikations -, System- und Fertigungs Herausforderungen . Seit 1986 Ingenieure auf der ganzen Welt wurden mit Synopsys Technologie zu entwerfen und erstellen Milliarden von Chips und Systemen. Erfahren Sie mehr unter www.synopsys.com .
Editorial Kontakte:
Sheryl Gulizia
Synopsys , Inc.